US 6639449 B1, 28.10.2003. RU 2158489 C2, 27.10.2000. RU 2154346 C2, 10.08.2000. US 6362680 B1, 26.03.2002. US 2005/270073 A1, 08.12.2005. US 2005/017763 A1, 27.01.2005. US 2004/263217 A1, 30.12.2004. US 2003/184347 A1, 02.10.2003.
Имя заявителя:
КВЭЛКОММ ИНКОРПОРЕЙТЕД (US)
Изобретатели:
СЕН-ЛОРАН Мартин (US) ЧЖАН Янь (US)
Патентообладатели:
КВЭЛКОММ ИНКОРПОРЕЙТЕД (US)
Приоритетные данные:
14.06.2006 US 11/453,733
Реферат
Изобретение относится к цифровым схемам для обработки цифровых сигналов, к беспроводной связи. Методики для проектирования и применения процессора цифровых сигналов, в том числе для обработки передачи в системе связи (к примеру, CDMA). Технический результат -уменьшение числа сбоев. Меньшее число сбоев происходит при переключении от первого входного синхросигнала на второй входной синхросигнал, приводящий в действие схему мультиплексора синхросигналов. Мультиплексор синхросигналов принимает первый входной синхросигнал, предоставляет выходной синхросигнал и определяет низкий фазовый выходной уровень в выходном синхросигнале в ответ на низкий фазовый входной уровень в первом выходном синхросигнале. В течение ограниченного периода времени низкий фазовый выходной уровень принудительно поддерживается независимо от фазового уровня первого входного синхросигнала. Мультиплексор синхросигналов принимает второй входной синхросигнал и определяет низкий фазовый входной уровень во втором входном синхросигнале. Переключение на предоставление выходного синхросигнала в ответ на второй входной синхросигнал выполняется в течение низкого фазового входного уровня во втором входном синхросигнале. Далее выходной сигнал мультиплексора синхросигналов следует фазовому уровню второго синхросигнала. 4 н. и 26 з.п. ф-лы, 8 ил.