На данной странице представлена ознакомительная часть выбранного Вами патента
Для получения более подробной информации о патенте (полное описание, формула изобретения и т.д.) Вам необходимо сделать заказ. Нажмите на «Корзину»
УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ КОЭФФИЦИЕНТА ОШИБОК В БИТАХ С ПОМОЩЬЮ ДЕКОДЕРА ВИТЕРБИ | |
Номер публикации патента: 2141167 | |
Редакция МПК: | 6 | Основные коды МПК: | H03M013/12 H04Q007/12 | Аналоги изобретения: | US 5117427 A, 26.05.92. US 5113400 A, 12.08.92. US 4633470 A, 30.12.86. GB 2271256 A, 06.04.94. GB 2255882 A, 18.11.92. SU 1775858 A1, 15.11.92. SU 1367165 A1, 15.01.88. EP 0510756 A2, 28.10.92. WO 93/20620 A2, 14.10.93. |
Имя заявителя: | Самсунг Электроникс Ко., Лтд. (KR) | Изобретатели: | Джун-джин Гонг (KR) | Патентообладатели: | Самсунг Электроникс Ко., Лтд. (KR) | Номер конвенционной заявки: | 44014/1996 | Страна приоритета: | KR |
Реферат | |
Изобретение относится к устройству для измерения коэффициента ошибок в битах в системе связи с помощью циклического избыточного кода и решетчатого кода, более конкретно к устройству для точного измерения коэффициента ошибок в битах с помощью декодера Витерби и повышении эффективности системы связи, использующий циклические избыточные коды и решетчатые коды, для обнаружения и исправления ошибок. Технический результат - повышение точности измерения коэффициента ошибок. Устройство для измерения коэффициента ошибок в битах обеспечивает генерацию новых циклических избыточных кодов тем же способом, который был использован в передатчике, для определения ошибок в битах, в системе связи, использующей циклические избыточные коды и решетчатые коды, путем декодирования информационных данных, образующих декодированные данные, являющиеся выходным сигналом декодера Витерби, и информационных данных из декодированных циклических избыточных кодов. Устройство для измерения коэффициента ошибок в битах прибавляет новые циклические избыточные коды вместо старых циклических избыточных кодов, к декодированным информационным данным, чтобы повторно кодировать новые циклические избыточные коды в виде решетчатого кода, тем самым обеспечивая точное измерение коэффициента ошибок в битах. Устройство может уменьшить вероятность неправильного определения скорости передачи как соответствующей максимальной скорости передачи путем определения скорости передачи в зависимости от коэффициента ошибок в битах, в результате чего обеспечивается снижение потребления электроэнергии в оконечном устройстве и увеличение пропускной способности при приеме. 1 з.п. ф-лы, 4 ил.
|