US 5557238 А, 17.09.1996. RU 2307456 С1, 27.09.2007. SU 1113877 А, 15.09.1984. US 5179355 А, 12.01.1993.
Имя заявителя:
Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС") (RU)
Изобретатели:
Прокопенко Николай Николаевич (RU) Серебряков Александр Игоревич (RU) Белич Сергей Сергеевич (RU)
Патентообладатели:
Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС") (RU)
Реферат
Изобретение относится к области радиотехники и связи и может быть использовано в качестве выходного устройства для усиления быстроизменяющихся аналоговых сигналов по мощности буферного усилителя (БУ), в структуре входных каскадов аналоговых микросхем различного функционального назначения, например операционных усилителях. Технический результат: повышение максимально возможного тока в низкоомной нагрузке (Iн.max) при малых значениях токов, потребляемых БУ от источников питания в статическом режиме. В конечном итоге это расширяет диапазон линейной работы устройства. Буферный усилитель содержит первый (1) и второй (2) входные транзисторы, базы которых подключены ко входу (3) устройства, эмиттер первого (1) входного транзистора соединен с базой первого (4) выходного транзистора и коллектором входного транзистора (5) первого управляемого источника тока, эмиттер второго (2) входного транзистора подключен к базе второго (6) выходного транзистора и коллектору входного транзистора (7) второго управляемого источника тока, причем эмиттеры первого (4) и второго (6) выходных транзисторов соединены с выходом (8) устройства, первый (9) источник напряжения питания, с которым связаны эмиттер входного транзистора (5) управляемого источника тока и коллектор первого (4) выходного транзистора, второй (10) источник напряжения питания, к которому подключены эмиттер входного транзистора (7) второго управляемого источника тока и коллектор второго (6) выходного транзистора. В схему введены первый (11) и второй (12) дополнительные транзисторы, базы которых подключены ко входу (3) устройства, коллектор первого (11) дополнительного транзистора соединен с базой входного транзистора (5) первого управляемого источника тока, а его эмиттер связан с коллектором первого (1) входного транзистора и первым (13) дополнительным токостабилизирующим двухполюсником, коллектор второго (12) дополнительного транзистора подключен к базе входного транзистора (7) второго управляемого источника тока, а его эмиттер связан с коллектором второго (12) входного транзистора и вторым (14) дополнительным токостабилизирующим двухполюсником. 9 ил.