| 
			
					
			 На данной странице представлена ознакомительная часть выбранного Вами патента 
			
				Для получения более подробной информации о патенте (полное описание, формула изобретения и т.д.) Вам необходимо сделать заказ. Нажмите на «Корзину» 
			
			 
		   | СХЕМА ДЛЯ ЛИНЕАРИЗАЦИИ ЭЛЕКТРОННЫХ УСТРОЙСТВ |      |  
 
 Номер публикации патента: 2274946 |   |  
  
	
	 
	
| Редакция МПК:  | 7  |  | Основные коды МПК:  | H03F001/26   H03F003/19     |  | Аналоги изобретения:  | US 6137366 А, 24.10.2000. RU 6480 U1, 16.04.1998. US 5592122 A, 07.01.1997. US 5347229 А, 13.09.1994. JP 56-140709 A, 04.11.1981.  |  
	 
	 
	
| Имя заявителя:  | КВЭЛКОММ ИНКОРПОРЕЙТЕД (US)  |  | Изобретатели:  | АПАРИН Владимир (US) ШАХ Питер Дж. (US)  |  | Патентообладатели:  | КВЭЛКОММ ИНКОРПОРЕЙТЕД (US)  |  
	 
	 
Реферат |   |  
 
 Изобретение относится к системам радиочастотной связи для линеаризации электронных устройств. Технический результат заключается в улучшении линейности усилителей и смесителей, используемых в приемниках. Схема линеаризации для уменьшения искажений в адаптивно соединенном транзисторе, подверженном воздействию источниками помех, причем данная схема линеаризации действует в присутствии источников помех таким образом, чтобы вызвать управляющее напряжение по входу и общему выводу транзистора, чтобы был  
		 |