US 7024448 В2, 04.04.2006. SU 1626257 А1, 07.02.1991. US 2001/01048336 A1, 06.12.2001. US 3689752 А, 05.09.1972.
Имя заявителя:
Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС") (RU)
Изобретатели:
Прокопенко Николай Николаевич (RU) Будяков Петр Сергеевич (RU) Савченко Евгений Матвеевич (RU)
Патентообладатели:
Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС") (RU)
Реферат
Изобретение относится к области радиотехники и связи и может быть использовано в устройствах автоматической регулировки усиления, фазовых детекторах и модуляторах, а также в системах фазовой автоподстройки и умножения частоты или в качестве усилителя, коэффициент передачи, по напряжению которого зависит от уровня сигнала управления. Технический результат: снижение напряжения питания до ±0,9÷1 В. Аналоговый перемножитель напряжений содержит первый (1) (ux) и второй (2) противофазные источники входного напряжения канала «X», источник (3) (uy) входного напряжения канала «Y», первый (4) и второй (5) входные транзисторы, эмиттеры которых объединены и подключены к первому (6) токостабилизирующему двухполюснику, связанному вторым выводом с первым: (7) источником напряжения питания, третий (8) и четвертый (9) входные транзисторы, эмиттеры которых объединены и подключены ко второму (10) токостабилизирующему двухполюснику, связанному вторым выводом с первым (7) источником питания, цепь нагрузки (11), связанную со вторым (12) источником питания, а также первым (13) и вторым (14) выходами устройства, коллекторы первого (4) и третьего (8) входных транзисторов подключены к первому (13) выходу устройства, коллекторы второго (5) и четвертого (9) входных транзисторов соединены со вторым (14) выходом устройства, причем базы второго (5) и третьего (8) входных транзисторов объединены, а база первого (4) входного транзистора соединена с первым (1) (ux) источником входного напряжения канала «X». В схему введены пятый (15), шестой (16), седьмой (17) и восьмой (18) входные транзисторы, эмиттеры пятого (15) и шестого (16) входных транзисторов через третий (19) токостабилизирующий двухполюсник связаны с первым (7) источником питания, эмиттеры седьмого (17) и восьмого (18) входных транзисторов через четвертый (20) токостабилизирующий двухполюсник соединены с первым (7) источником питания, базы второго (5) и третьего (8), шестого (16) и седьмого (17) входных транзисторов подключены к первому (3) источнику входного напряжения uy канала «Y», база пятого (15) входного транзистора подключена к базе первого (4) входного транзистора, база восьмого (18) входного транзистора соединена е базой четвертого (9) входного транзистора, и вторым (2) источником противофазного входного напряжения канала «X», коллекторы пятого (15) и седьмого (17) входных транзисторов подключены ко второму (14) выходу устройства, коллекторы шестого (16) и восьмого (18) входных транзисторов соединены с первым (13) выходом устройства. 3 з.п. ф-лы, 7 ил.