US 7024448 В2, 04.04.2006. SU 1626257 А1, 07.02.1991. US 2001/01048336 A1, 06.12.2001. US 3689752 А, 05.09.1972.
Имя заявителя:
Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС") (RU)
Изобретатели:
Прокопенко Николай Николаевич (RU) Будяков Петр Сергеевич (RU) Серебряков Александр Игоревич (RU)
Патентообладатели:
Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС") (RU)
Реферат
Изобретение относится к области радиотехники и связи и может быть использовано в устройствах автоматической регулировки усиления, фазовых детекторах и модуляторах, а также в системах фазовой автоподстройки и умножения частоты или в качестве усилителя, коэффициент передачи по напряжению которого зависит от уровня сигнала управления. Технический результат: снижение напряжения питания до ±0,9÷1 В. Аналоговый перемножитель напряжений содержит первый (1) (ux) и второй (2) противофазные источники входного напряжения канала «X», первый (3) (uy3) и второй (4) (uy4) источники входного напряжения канала «Y», первый (5) и второй (6) входные транзисторы, эмиттеры которых объединены и подключены к первому (7) токостабилизирующему двухполюснику, связанному вторым выводом с первым (8) источником напряжения питания, третий (9) и четвертый (10) входные транзисторы, эмиттеры которых объединены и подключены ко второму (11) токостабилизирующему двухполюснику, связанному вторым выводом с первым (8) источником питания, цепь нагрузки (12), связанную со вторым (13) источником питания, а также первым (14) и вторым (15) выходами устройства, причем базы второго (6) и третьего (9) входных транзисторов объединены, база первого (5) входного транзистора соединена с первым (1) (ux) источником входного напряжения канала «X», коллектор первого (5) входного транзистора соединен с первым (14) выходом устройства, коллектор четвертого (10) входного транзистора соединен со вторым (15) выходом устройства. В схему введены пятый (16), шестой (17), седьмой (18) и восьмой (19) входные транзисторы, эмиттер пятого (16) и шестого (17) входных транзисторов через третий (20) токостабилизирующий двухполюсник связаны с первым (8) источником питания, эмиттеры седьмого (18) и восьмого (19) входных транзисторов через четвертый (21) токостабилизирующий двухполюсник соединены с первым (8) источником питания, базы второго (6) и третьего (9) входных транзисторов подключены к первому (3) источнику входного напряжения (uy3) канала «Y», базы шестого (17) и седьмого (18) входных транзисторов объединены и подключены ко второму (4) источнику входного напряжения (uy4) канала «Y», база пятого (16) входного транзистора подключена к базе первого (5) входного транзистора, база восьмого (19) входного транзистора соединена с базой четвертого (10) входного транзистора и вторым (2) источником входного напряжения канала «X», коллекторы второго (6), третьего (9), шестого (17) и седьмого (18) входных транзисторов подключены к выходу дополнительного источника напряжения (22), коллектор пятого (16) входного транзистора соединен со вторым (18) выходом устройства, коллектор восьмого (19) входного транзистора связан с первым (14) выходом устройства. 6 з.п. ф-лы, 17 ил.