Промышленная Сибирь Ярмарка Сибири Промышленность СФО Электронные торги НОУ-ХАУ Электронные магазины Карта сайта
 
Ника
Ника
 

Поиск патентов

Как искать?
Реферат
Название
Публикация
Регистрационный номер
Имя заявителя
Имя изобретателя
Имя патентообладателя

    





Оформить заказ и задать интересующие Вас вопросы Вы можете напрямую c 6-00 до 14-30 по московскому времени кроме сб, вс. whatsapp 8-950-950-9888

На данной странице представлена ознакомительная часть выбранного Вами патента

Для получения более подробной информации о патенте (полное описание, формула изобретения и т.д.) Вам необходимо сделать заказ. Нажмите на «Корзину»


КОМПОНЕНТ МОДУЛЯ ЗАЩИТЫ

Номер публикации патента: 2377655

Вид документа: C2 
Страна публикации: RU 
Рег. номер заявки: 2006141602/09 
  Сделать заказПолучить полное описание патента

Редакция МПК: 
Основные коды МПК: G07F007/10    
Аналоги изобретения: US 5666412 А, 09.09.1997. US 5774546 A, 30.06.1998. RU 2198423 C2, 10.02.2003. RU 2184423 C2, 27.06.2002. DE 19811646 A, 23.09.1999. FR 2787900 A, 30.06.2000. FR 2834154 A, 27.06.2003. WO 03107585 A1, 24.12.2003. WO 03090886 A1, 06.11.2003. 

Имя заявителя: НАГРАВИСЬОН С.А. (CH) 
Изобретатели: КЮДЕЛЬСКИ Андре (CH) 
Патентообладатели: НАГРАВИСЬОН С.А. (CH) 
Приоритетные данные: 03.06.2004 EP 04102505.7 

Реферат


Задача, на решение которой направлено настоящее изобретение, и технический результат заключаются в усовершенствовании оптимального метода обеспечения защищенности электронных смарт-карт от несанкционированного управления криптографическим процессором или процессорами при помощи внешних сигналов, создающих помехи нормальному выполнению таким процессором или процессорами их функций. Предлагается компонент IC защитного модуля, содержащий, по меньшей мере, два процессора CPU A, CPU В, каждый из которых соединен с программной памятью ROM A, ROM В, с долговременной программируемой и стираемой (EEPROM) памятью EEPROM A, EEPROM В, содержащей данные, и с оперативной (RAM) памятью RAM A, RAM В, используемой в качестве временного хранилища данных на время обработки, причем первый процессор CPU А соединен через интерфейсную шину с системами, находящимися вне компонента IC, отличающийся тем, что второй процессор CPU В соединен с первым процессором CPU А через обменную память DPR, причем долговременная программируемая и стираемая память EEPROM A первого процессора CPU А доступна для указанного первого процессора CPU А только для чтения (R), а второй процессор CPU В имеет доступ для чтения и записи (R/W) к указанной долговременной программируемой и стираемой памяти EEPROM А первого процессора CPU A. 9 з.п. ф-лы, 1 ил.
Дирекция сайта "Промышленная Сибирь"
Россия, г.Омск, ул.Учебная, 199-Б, к.408А
Сайт открыт 01.11.2000
© 2000-2018 Промышленная Сибирь
Разработка дизайна сайта:
Дизайн-студия "RayStudio"