На данной странице представлена ознакомительная часть выбранного Вами патента
МАТРИЧНЫЙ КОММУТАТОР | |
Номер публикации патента: 94029855 | |
Вид документа: | A1 | Страна публикации: | RU | Рег. номер заявки: | 94029855 |
|
|
|
Имя заявителя: | Научно-исследовательский институт многопроцессорных вычислительных систем при Таганрогском государственном радиотехническом университете | Изобретатели: | Ерохин А.В. Фрадкин Б.Г. Левин И.И. Рыжих О |
Реферат | |
Относится к области вычислительной техники и предназначен для построения коммутационных вычислительных систем. Технический результат, достигаемый при использовании изобретения, заключается в уменьшении времени настройки матрицы коммутаторов. Для достижения технического результата матричный коммутатор, содержащий N мультиплексоров, N выходных буферных элементов и N первых регистров, выходы lоg2М младших разрядов i-го из которых соединены с адресными выходами i-го мультиплексора, подключенного выходом к информационному входу i-го выходного буферного элемента, соединенного выходом с i-м информационным выходом устройства, подключенного M информационными входами к M информационным входам каждого мультиплексора, дополнительно содержит N вторых регистров, N схем сравнения, третий регистр, дешифратор, блок установки координат и блок сравнения, соединенный выходом с первым управляющим входом дешифратора, подключенного вторым управляющим входом к первому управляющему входу устройства, lоg2N информационными выходами к первым выходам третьего регистра, а i-м выходом к управляющему входу i-го второго регистра, соединенного информационными входами с входом настройки устройства, а выходами - с информационными входами i-го первого регистра, подключенного управляющим входом ко второму управляющему входу устройства, а выходами К старших разрядов к первым входам i-й схемы сравнения, соединенной выходом с управляющим входом i-го выходного буферного элемента, а вторыми входами с К первыми информационными выходами блока установки координат, подключенного L вторыми информационными выходами к первым входам блока сравнения, соединенного L вторыми и L третьими входами с вторым и третьим выходами третьего регистра, подключенного информационными входами к входу настройки устройства, управляющим входом - к третьему управляющему входу устройства, соединенного четвертым, пятым и шестым управляющими входами соответственно с первым, вторым и третьим управляющими входами блока установки координат, подключенного первым и вторым управляющим выходом к первому и второму управляющему выходу устройства. 2 c.п.ф-лы, З ил.
|