На данной странице представлена ознакомительная часть выбранного Вами патента
Для получения более подробной информации о патенте (полное описание, формула изобретения и т.д.) Вам необходимо сделать заказ. Нажмите на «Корзину»
МАТРИЧНЫЙ КОММУТАТОР | |
Номер публикации патента: 2103729 | |
Редакция МПК: | 6 | Основные коды МПК: | G06F013/14 | Аналоги изобретения: | Программируемый коммутатор IMS C004 (Transputer databook Second Edition 1989), с. 480. |
Имя заявителя: | Научно-исследовательский институт многопроцессорных вычислительных систем при Таганрогском государственном радиотехническом университете | Изобретатели: | Ерохин А.В. Фрадкин Б.Г. Левин И.И. Рыжих О.А. | Патентообладатели: | Научно-исследовательский институт многопроцессорных вычислительных систем при Таганрогском государственном радиотехническом университете |
Реферат | |
Относится к области вычислительной техники и предназначен для построения коммутационных сетей вычислительных систем. Технический результат, достигаемый при использовании изобретения, заключается во введении режимов резервирования каналов, регистрации ошибок в каналах, исправлении одиночных ошибок при мажорировании. Для достижения технического результата в матричный коммутатор, содержащий M коммутационных каналов, каждый из которых включает четыре адресных регистра, выходы каждого из которых, начиная с четвертого разряда, подключены к адресным входам соответствующих мультиплексоров, введен элемент ИЛИ, а в каждый коммутационный канал введены блок резервирования информационных каналов и четыре приемо-передатчика, информационные входы-выходы которых являются соответствующими информационными входами-выходами коммутатора, а управляющие входы приемо-передатчиков подключены к выходам первого разряда соответствующих адресных регистров, каждый из которых соединен выходом второго разряда с соответствующим входом первой группы управляющих входов блока резервирования информационных каналов, а выходом третьего разряда - с соответствующим входом второй группы управляющих входов блока резервирования информационных каналов, подключенного управляющими выходами к информационным входам третьего разряда соответствующих адресных регистров, информационными входами первой группы - к выходам соответствующих мультиплексоров, информационными входами второй группы - к выходам соответствующих приемо-передатчиков, информационными выходами - к информационным входам соответствующих приемо-передатчиков, а выходом сигнала отказа - к соответствующему входу элемента ИЛИ, выход которого является сигнальным выходом коммутатора, информационные входы адресных регистров являются управляющим входом коммутатора, информационные входы мультиплексоров являются информационным входом коммутатора. 1 з.п.ф-лы, 2 ил.
|