RU 2388044 C2, 27.04.2010. RU 2367125 C1, 10.09.2009. RU 2304802 C1, 20.08.2007. US 7676625 B2, 09.03.2010. US 7421532 B2, 02.09.2008. US 20070234118 A1, 04.10.2007.
Имя заявителя:
Федеральное государственное унитарное предприятие "Научно-исследовательский институт "Квант" (RU), Институт прикладной математики им. М.В. Келдыша РАН (RU)
Изобретатели:
Четверушкин Борис Николаевич (RU) Смольянов Юрий Павлович (RU) Лацис Алексей Оттович (RU) Елизаров Георгий Сергеевич (RU) Горбунов Виктор Станиславович (RU) Кульков Георгий Борисович (RU) Титов Александр Георгиевич (RU) Патрикеев Андрей Владимирович (RU) Парамонов Виктор Викторович (RU) Мякушко Витилий Владимирович (RU) Будник Александр Владимирович (RU) Торчигин Сергей Владимирович (RU)
Патентообладатели:
Федеральное государственное унитарное предприятие "Научно-исследовательский институт "Квант" (RU) Институт прикладной математики им. М.В. Келдыша РАН (RU)
Реферат
Изобретение относится к вычислительной технике и касается коммуникационной среды. Технический результат заключается в повышении скорости передачи данных и уменьшении времени задержки единичной записи данных в «чужую» память. Кластерная система содержит ведущий и ведомые вычислительные модули, выполненные с шиной PCIe на своих материнских платах, коммутатор и интерфейсные платы, имеющие по 2 порта каждая - один порт работает в режиме прозрачного порта, а второй - в режиме непрозрачного. Коммутатор выполнен с возможностью образования в адресном пространстве шины PCIe ведущего вычислительного модуля диапазона адресов, перекрывающего все окна доступа к ведомым вычислительным модулям и формирования в каждом непрозрачном порту интерфейсной платы окна с адресом в адресной области в ведущем вычислительном модуле для обеспечения для каждого ведомого вычислительного модуля возможности доступа через адресное пространство к памяти других ведомых вычислительных модулей. 8 ил.