Промышленная Сибирь Ярмарка Сибири Промышленность СФО Электронные торги НОУ-ХАУ Электронные магазины Карта сайта
 
Ника
Ника
 

Поиск патентов

Как искать?
Реферат
Название
Публикация
Регистрационный номер
Имя заявителя
Имя изобретателя
Имя патентообладателя

    





Оформить заказ и задать интересующие Вас вопросы Вы можете напрямую c 6-00 до 14-30 по московскому времени кроме сб, вс. whatsapp 8-950-950-9888

На данной странице представлена ознакомительная часть выбранного Вами патента

Для получения более подробной информации о патенте (полное описание, формула изобретения и т.д.) Вам необходимо сделать заказ. Нажмите на «Корзину»


ПРОЦЕССОР ПОВЫШЕННОЙ ДОСТОВЕРНОСТИ ФУНКЦИОНИРОВАНИЯ

Номер публикации патента: 2439667

Вид документа: C1 
Страна публикации: RU 
Рег. номер заявки: 2010128075/08 
  Сделать заказПолучить полное описание патента

Редакция МПК: 
Основные коды МПК: G06F011/00   G06F009/00    
Аналоги изобретения: КАЛАБЕКОВ Б.А. Микропроцессоры и их применение в системах передачи и обработки сигналов. - М.: Радио и связь, 1988, с.30. RU 51428 U1, 10.02.2006. RU 2359315 C2, 20.06.2009. WO 2010068492 A2, 17.06.2010. 

Имя заявителя: Межрегиональное общественное учреждение "Институт инженерной физики" (RU) 
Изобретатели: Бобков Сергей Генадьевич (RU)
Осипенко Павел Николаевич (RU)
Павлов Алексей Александрович (RU)
Павлов Павел Александрович (RU)
Павлов Александр Алексеевич (RU)
Хоруженко Олег Владимирович (RU)
Царьков Алексей Николаевич (RU) 
Патентообладатели: Межрегиональное общественное учреждение "Институт инженерной физики" (RU) 

Реферат


Изобретение относится к области вычислительной техники. Техническим результатом является повышение достоверности функционирования процессора за счет обнаружения и коррекции возникающих ошибок. Он достигается тем, что дополнительно в известный процессор введены: дешифратор кода операции, генератор тактовых импульсов, блок управления, первый коммутатор, второй коммутатор, третий коммутатор, счетчик команд, счетчик сдвигов, регистр адреса, регистр числа, регистр сумматора, регистр дополнительный, регистр дополнительного кода, сумматор, блок контроля, управляющая память, блок логических операций и контроля, включающий блок логического сложения по mod2, блок инвертирования, блок логического сложения, блок логического умножения, функциональную схему формирования поправки при выполнении арифметических операций, функциональную схему формирования поправки при выполнении операции ИЛИ, функциональную схему формирования поправки при выполнении операции И, функциональную схему формирования поправки при выполнении операции сдвига, элемент задержки, первый блок элементов неравнозначности, второй блок элементов неравнозначности, третий блок элементов неравнозначности, первый блок элементов ИЛИ, второй блок элементов ИЛИ, блок кодирования, первый блок элементов И, второй блок элементов И, элемент И. 5 ил.

Дирекция сайта "Промышленная Сибирь"
Россия, г.Омск, ул.Учебная, 199-Б, к.408А
Сайт открыт 01.11.2000
© 2000-2018 Промышленная Сибирь
Разработка дизайна сайта:
Дизайн-студия "RayStudio"