RU 2020565 C1, 30.09.1994. RU 53030 U1, 27.04.2006. US 2009293071 A1, 26.11.2009. US 2010005232 A1, 07.01.2010.
Имя заявителя:
Федеральное государственное унитарное предприятие "Российский Федеральный ядерный центр-Всероссийский научно-исследовательский институт экспериментальной физики" - ФГУП "РФЯЦ-ВНИИЭФ" (RU)
Изобретатели:
Ведерников Владимир Леонидович (RU) Матросов Олег Викторович (RU) Тиняков Дмитрий Алексеевич (RU) Тюхтин Станислав Алексеевич (RU) Харитонов Николай Николаевич (RU)
Патентообладатели:
Федеральное государственное унитарное предприятие "Российский Федеральный ядерный центр-Всероссийский научно-исследовательский институт экспериментальной физики" - ФГУП "РФЯЦ-ВНИИЭФ" (RU)
Реферат
Изобретение относится к вычислительной технике. Техническим результатом является повышение достоверности контроля передачи-приема данных. Контроллер интерфейса содержит блок приема, блок передачи, блок сопряжения с микроконтроллером, группа входов-выходов которого является группой входов-выходов контроллера для подключения к шине адреса/данных микроконтроллера, блок прерываний, выход которого является выходом контроллера для подключения к входу запроса прерывания микроконтроллера, порт вывода, первый и второй порты ввода-вывода, блок защищенных портов, блок настройки частоты и блок программируемой логики, блок сопряжения с микроконтроллером включает в себя блок входа-выхода, первый, второй, третий, четвертый и пятый логические элементы, регистр, дешифратор и мультиплексор, первая, вторая, третья, четвертая и пятая группа входов которого соединены с группами выходов первого и второго портов ввода-вывода, группой выходов блока прерываний, третьей группой выходов блока приемника и первой группой выходов блока передатчика соответственно. 2 ил.