SU 1257601 A1, 15.09.1986. SU 1213465 A1, 23.02.1986. SU 1034013 A1, 07.08.1983. BG 49249 A1, 16.09.1991. CN 201331680 Y, 21.10.2009.
Имя заявителя:
Российская Федерация, от имени которой выступает государственный заказчик - Государственная корпорация по атомной энергии "Росатом" - Госкорпорация "Росатом" (RU), Федеральное государственное унитарное предприятие "Российский Федеральный ядерный центр - Всероссийский научно-исследовательский институт экспериментальной физики" - ФГУП "РФЯЦ-ВНИИЭФ" (RU)
Изобретатели:
Егоров Леонид Борисович (RU) Кирсанов Константин Сергеевич (RU) Цетлин Игорь Владимирович (RU)
Патентообладатели:
Российская Федерация, от имени которой выступает государственный заказчик - Государственная корпорация по атомной энергии "Росатом" - Госкорпорация "Росатом" (RU) Федеральное государственное унитарное предприятие "Российский Федеральный ядерный центр - Всероссийский научно-исследовательский институт экспериментальной физики" - ФГУП "РФЯЦ-ВНИИЭФ" (RU)
Реферат
Изобретение относится к измерительной технике и направлено на обеспечение возможности измерения длительности входных импульсов и возможности оперативной передачи информации в микроЭВМ в процессе измерения, что позволяет увеличивать время измерения без увеличения схемных затрат. Этот технический результат обеспечивается за счет того, что в многоканальный измеритель временных интервалов включены второе запоминающее устройство, регистр и входные формирователи, каждый из которых включает в себя счетчик фронтов, счетчик срезов, селектор фронтов и срезов, первый и второй элементы И, первые входы которых подключены к выходам счетчиков фронтов и срезов соответственно, а вторые входы подключены к счетным входам счетчиков фронтов и срезов и к первому и второму выходам селектора фронтов и срезов соответственно, информационный вход которого соединен с соответствующей входной шиной, а тактовый вход подключен к шине тактовых импульсов и к входам записи первого и второго запоминающего устройств, входы разрешения которых соединены с выходом коммутатора и со счетным входом первого счетчика, выходы которого подключены к группе адресных входов второго запоминающего устройства и к информационным входам регистра, тактовый вход которого соединен с входом сброса первого счетчика и с шиной опорных импульсов, выходы первого и второго элементов И каждого входного формирователя соединены с соответствующими информационными входами коммутатора, группа адресных входов которого соединена с вторыми группами информационных входов первого и второго запоминающих устройств, управляющие входы которых подключены к прямому и инверсному выходам триггера соответственно, а первые группы информационных входов объединены, при этом первое и второе запоминающие устройства выполнены в виде двухпортовых ОЗУ, а триггер выполнен в виде счетного триггера, вход которого является счетным входом. 1 ил.