На данной странице представлена ознакомительная часть выбранного Вами патента
РЕЖЕКТОРНЫЙ ФИЛЬТР | |
Номер публикации патента: 934816 | |
Вид документа: | A1 | Страна публикации: | SU | Рег. номер заявки: | 2999628 |
|
|
|
Редакция МПК: | 6 | Основные коды МПК: | G01S007/36 G01S013/52 | Аналоги изобретения: | 1. Лихарев В.А. Цифровые методы и устройства в радиолокации. М.: Советское радио, 1973, с. 135, рис. 2.20. |
Имя заявителя: | Рязанский радиотехнический институт | Изобретатели: | Попов Д.И. |
Реферат | |
1. Режекторный фильтр, содержащий сумматор, М блоков памяти, М-1 весовых блоков, М комплексных перемножителей, измеритель междупериодного сдвига фазы помехи, основной измеритель коэффициента корреляции помехи и вычислитель весовых коэффициентов, при этом каждый из М-1 выходов вычислителя весовых коэффициентов соединен с первым входом одноименного из М-1 весовых блоков, первый и второй выходы которых соединены с (М-1)-й парой входов сумматора, отличающийся тем, что, с целью увеличения эффективности подавления пассивных помех в переходном режиме, введены М-2 дополнительных измерителя коэффициента корреляции помехи, при этом первый и второй выходы каждого из М блоков памяти соединены соответственно с первым и вторым входами одноименного из М комплексных перемножителей, первый и второй выходы каждого из которых, кроме последнего, соединены с одноименными входами последующего из М блоков памяти, первый и второй выходы М-го комплексного перемножителя соединены с М-й парой входов сумматора, первый и второй входы первого блока памяти соединены с одноименными входами основного и (М-2)-х дополнительных измерителей коэффициента корреляции помехи и с (М+1)-й парой входов сумматора, первый и второй выходы первого блока памяти соединены соответственно с третьим и четвертым входами основного измерителя коэффициента корреляции помехи, первый и второй выходы второго и последующих блоков памяти, кроме последнего, соединены соответственно с третьим и четвертым входами соответствующего из (М-2)-х дополнительных измерителей коэффициента корреляции помехи, первые выходы основного и (М-2)-х дополнительных измерителей коэффициента корреляции помехи соединены с соответствующими М-1 входами вычислителя весовых коэффициентов, второй и третий выходы основного измерителя коэффициента корреляции помехи соединены через измеритель междупериодного сдвига фазы помехи соответственно с третьим и четвертым входами М комплексных перемножителей, а первый и второй выходы каждого из М-1 комплексных перемножителей, кроме последнего, соединены с соответствующими входами одноименного из М-1 весовых блоков. 2. Фильтр по п. 1, отличающийся тем, что основной и дополнительный измерители коэффициента корреляции помехи содержат блок комплексного сопряжения, первый и второй выходы которого через первый комплексный перемножитель соединены с одноименными входами первого блока сложения, а через второй комплексный перемножитель - с входом одноименного канала, каждый из каналов содержит последовательно включенные накопитель и квадратор, выход которого соединен с соответствующим входом второго блока сложения, выход первого блока сложения через накопитель соединен с первым входом блока деления, а выход второго блока сложения соединен через функциональный преобразователь с вторым входом блока деления, при этом первым, вторым, третьим и четвертым входами и первым выходом основного и дополнительного измерителей коэффициента корреляции помех соответственно являются третий и четвертый входы второго комплексного перемножителя, соединенные между собой первый вход блока комплексного сопряжения и третий вход первого комплексного перемножителя, соединенные между собой второй вход блока комплексного сопряжения и четвертый вход первого комплексного перемножителя и выход блока деления, а вторым и третьим выходами основного измерителя коэффициента корреляции помехи являются соответственно первый и второй выходы второго комплексного перемножителя. 3. Фильтр по п. 1, отличающийся тем, что измеритель междупериодного сдвига фазы помехи содержит блок сложения, функциональный преобразователь и два канала, каждый из которых содержит накопитель, выход которого соединен с входом квадратора и первым входом блока деления, выход квадратора каждого канала соединен с соответствующим входом блока сложения, выход которого через функциональный преобразователь соединен с вторыми входами блоков деления обоих каналов, а первым и вторым входами и первым и вторым выходами измерителя междупериодного сдвига фазы помехи соответственно являются входы накопителей и выходы делителей одноименного канала. 4. Фильтр по пп. 1 и 2, отличающийся тем, что комплексный перемножитель содержит два канала, каждый из которых содержит первый перемножитель и последовательно включенные второй перемножитель и сумматор, при этом выход первого перемножителя одного канала соединен с вторым входом сумматора другого канала, а первым, вторым, третьим и четвертым входами и первым и вторым выходами комплексного перемножителя соответственно являются соединенные между собой первые входы первого и второго перемножителей одноименного канала, соединенные между собой вторые входы первых перемножителей обоих каналов, соединенные между собой вторые входы вторых перемножителей обоих каналов и выходы сумматоров одноименного канала. 5. Фильтр по п. 1, отличающийся тем, что весовой блок содержит первый и второй перемножители, первые входы которых соединены между собой и являются первым входом весового блока, вторым и третьим входами и первым и вторым выходами которого соответственно являются вторые входы первого и второго перемножителей и выходы первого и второго перемножителей. 6. Фильтр по п. 1, отличающийся тем, что сумматор содержит первый и второй сумматоры, при этом первый вход каждой из М+1 пары входов сумматора соединен с соответствующим из М+1 входов первого сумматора, второй вход каждой из М+1 пары входов сумматора соединен с соответствующим из М+1 входов второго сумматора, а первым и вторым выходами сумматора являются выходы первого и второго сумматоров. 7. Фильтр по п. 1, отличающийся тем, что блок памяти содержит первый и второй блоки памяти, входы и выходы которых соответственно являются первым и вторым входами и первым и вторым выходами блока памяти. 8. Фильтр по п. 2, отличающийся тем, что блок комплексного сопряжения содержит инвертор, вход и выход которого являются первым выходом блока комплексного сопряжения, второй вход и второй выход которого соединены между собой. 9. Фильтр по пп. 2 и 3, отличающийся тем, что накопитель содержит первый и второй сумматоры и первый и второй блоки памяти, при этом вход и выходы первого блока памяти соединены с соответствующими входами первого сумматора, выход которого соединен с входом второго блока памяти, вход и выходы которого соединены с соответствующими входами второго сумматора, входом и выходом накопителя соответственно являются вход первого блока памяти и выход второго сумматора.
|