На данной странице представлена ознакомительная часть выбранного Вами патента
Для получения более подробной информации о патенте (полное описание, формула изобретения и т.д.) Вам необходимо сделать заказ. Нажмите на «Корзину»
СПОСОБ ИЗМЕРЕНИЯ ФАЗОВОГО СДВИГА И УСТРОЙСТВО ДЛЯ ЕГО ОСУЩЕСТВЛЕНИЯ | |
Номер публикации патента: 2099721 | |
Редакция МПК: | 6 | Основные коды МПК: | G01R025/04 | Аналоги изобретения: | Чмых М.К. Цифровая фазометрия. - М.: Радио и связь, 1993. |
Имя заявителя: | Красноярский государственный технический университет | Изобретатели: | Гребенников А.В. Чмых М.К. Авсиевич В.Н. Новиков В.Б. | Патентообладатели: | Красноярский государственный технический университет |
Реферат | |
В настоящее время является актуальной задача высокоточного и помехоустойчивого измерения фазового сдвига в широком диапазоне частот. Недостатком известных способов и устройств для высокоточного и помехоустойчивого измерения фазового сдвига является ограниченный сверху диапазон частот. В предложенном способе этот недостаток устраняется путем исключения операции перемножения и уменьшения требований по быстродействию к операции суммирования. Сущность предложенного способа заключается в том, что в способе измерения фазового сдвига, основанном на дискретизации измеряемого сигнала и его преобразовании в цифровой сигнал, суммировании кодов и вычислении фазового сдвига, формируют группы из взятых последовательно n выборок дискретизированного цифрового измеряемого сигнала, кроме того, с частотой дискретизации, уменьшенной в n раз, формируют одно- или многоразрядные цифровые сигналы, зависящие от группы n выборок дискретизированного цифрового измеряемого сигнала и номера группы n выборок цифровых синусной и косинусной составляющих опорного сигнала, которые поступают на суммирование их кодов. Сущность предложенного устройства для осуществления способа заключается в том, что известное устройство, содержащее аналого-цифровой преобразователь, вход которого является входом устройства, блок синхронизации, подключенный по первому выходу синхронизации к аналого -цифровому преобразователю, включенные последовательно два накапливающих сумматора, два регистра памяти и микропроцессорный вычислительный блок, дополнительно снабжено регистром сдвига, информационный вход которого подключен к выходу аналого-цифрового преобразователя, вход синхронизации подключен к первому выходу синхронизации блока синхронизации, дополнительным регистром памяти, информационный вход которого подключен к выходу регистра сдвига, запоминающим устройством, первый адресный вход которого подключен к выходу дополнительного регистра памяти, а два информационных выхода подключены к информационным входам накапливающих сумматоров, а также вторым дополнительным регистром памяти, информационный вход которого подключен к шине данных микропроцессорного вычислительного блока, а выход - ко второму адресному входу запоминающего устройства, вход "запись" подключен к выходу "запись" микропроцессорного вычислительного блока, и счетчиком, информационные выходы которого подключены к третьему адресному входу запоминающего устройства, а вход предустановки кода подключен к дополнительному информационному выходу запоминающего устройства, причем второй выход синхронизации блока синхронизации подключен ко входам синхронизации накапливающих сумматоров, дополнительного регистра памяти и счетчика, а третий выход синхронизации блока синхронизации подключен ко входу сброса накапливающих сумматоров, входу синхронизации регистров памяти и входу "запрос прерывания" микропроцессорного вычислительного блока, а выход "чтение" микропроцессорного вычислительного блока подключен к соответствующим входам двух регистров памяти. 2 с.п. ф-лы; 4 ил.
|